| 課程簡(jiǎn)介: | FPGA工程師就業(yè)護(hù)航課程系統(tǒng)全面掌握FPGA設(shè)計(jì)開發(fā)技術(shù),通過學(xué)習(xí)達(dá)到FPGA設(shè)計(jì)系統(tǒng)應(yīng)用工程師水準(zhǔn),可以成為從事通信、數(shù)據(jù)處理、網(wǎng)絡(luò)、儀器、工業(yè)控制、集成電路、人工智能等領(lǐng)域的高級(jí)技術(shù)人才。 |
| 授課老師: | 【李老師】 【趙老師】 【寇老師】 【張老師】 |
| 報(bào)名贈(zèng)送: | FPGA培訓(xùn)教材,F(xiàn)PGA開發(fā)軟件工具,F(xiàn)PGA實(shí)驗(yàn)開發(fā)板 |
| 時(shí)間: 2026年01月 2026年02月 2026年03月 (西安) 2026年01月 2026年02月 2026年03月 (北京) | |
| 課程簡(jiǎn)介: | 系統(tǒng)掌握FPGA結(jié)構(gòu)資源、FPGA設(shè)計(jì)流程和FPGA設(shè)計(jì)工具,通過FPGA培訓(xùn)初級(jí)研修班的學(xué)習(xí)者會(huì)更快速進(jìn)入FPGA設(shè)計(jì)領(lǐng)域,達(dá)到FPGA初級(jí)工程師水準(zhǔn),進(jìn)而為掌握FPGA高級(jí)設(shè)計(jì)技術(shù)打下基礎(chǔ)。 |
| 學(xué)時(shí)費(fèi)用: | ◆課時(shí):4天 ◆費(fèi)用:公司員工(3000元),學(xué)生自費(fèi)(2800元) |
| 時(shí)間: 2026年01月 2026年02月 2026年03月 (西安) 2026年01月 2026年02月 2026年03月 (北京) | |
| 課程簡(jiǎn)介: | FPGA培訓(xùn)高級(jí)班課程熟練掌握FPGA設(shè)計(jì)開發(fā)工具的使用,掌握Verilog HDL語言的高級(jí)編碼,充分理解時(shí)序分析理論及低功耗設(shè)計(jì)理論,掌握FPGA常用IP模塊工程開發(fā)中的應(yīng)用,達(dá)到FPGA高級(jí)工程師水準(zhǔn)。 |
| 學(xué)時(shí)費(fèi)用: | ◆課時(shí):4天 ◆費(fèi)用:公司員工(3000元),學(xué)生自費(fèi)(2800元) |
| 時(shí)間: 2026年01月 2026年02月 2026年03月 (西安) 2026年01月 2026年02月 2026年03月 (北京) | |
| 課程簡(jiǎn)介: | FPGA圖像視頻處理培訓(xùn)課程使您熟練掌握使用FPGA進(jìn)行圖像和視頻處理的原理、結(jié)構(gòu)、方法和流程,實(shí)現(xiàn)FPGA視頻處理中的重要模塊設(shè)計(jì);同時(shí),學(xué)習(xí)針對(duì)不同的圖像和視頻設(shè)計(jì)目標(biāo)進(jìn)行優(yōu)化和采用新型的EDA工具進(jìn)行設(shè)計(jì)、仿真和驗(yàn)證的技巧。 |
| 學(xué)時(shí)費(fèi)用: | ◆課時(shí):4天 ◆費(fèi)用:公司員工(3000元),學(xué)生自費(fèi)(2800元) |
| 時(shí)間: 2026年01月 2026年02月 2026年03月 (西安) 2026年01月 2026年02月 2026年03月 (北京) | |
| 課程簡(jiǎn)介: | SOPC培訓(xùn)班的課程將從SOPC基本硬件環(huán)境的搭建和軟件開發(fā)平臺(tái)的設(shè)置開始學(xué)習(xí),通過該SOPC培訓(xùn)掌握SOPC的各種擴(kuò)展方式,最終掌握在NiosII系統(tǒng)中融入自己所設(shè)計(jì)IP的技術(shù)進(jìn)行復(fù)雜SoPC系統(tǒng)設(shè)計(jì)的技巧。 |
| 學(xué)時(shí)費(fèi)用: | ◆課時(shí):4天 ◆費(fèi)用:公司員工(3000元),學(xué)生自費(fèi)(2800元) |
| 時(shí)間: 2026年01月 2026年02月 2026年03月 (西安) 2026年01月 2026年02月 2026年03月 (北京) | |
![]() |
夏宇聞 國內(nèi)最早推廣VERILOG設(shè)計(jì)方法,有豐富工程實(shí)踐經(jīng)驗(yàn),曾獲得包括國家發(fā)明二等獎(jiǎng)在內(nèi)的多項(xiàng)國家級(jí)獎(jiǎng)勵(lì),是業(yè)界公認(rèn)的大師。 夏宇聞老師為VERILOG設(shè)計(jì)方法在中國的推廣和應(yīng)用做了大量工作,曾編寫和翻譯的著作有《Verilog 數(shù)字系統(tǒng)設(shè)計(jì)教程》、 《Verilog HDL 數(shù)字設(shè)計(jì)與綜合》、《SystemVerilog 驗(yàn)證方法學(xué)》和《數(shù)字邏輯基礎(chǔ)與Verilog設(shè)計(jì)》等, 為VERILOG設(shè)計(jì)方法在中國的推廣和發(fā)展作出了卓越的貢獻(xiàn)。 夏老師嚴(yán)謹(jǐn)負(fù)責(zé),離休后仍貢獻(xiàn)余熱,擔(dān)任北京至芯FPGA培訓(xùn)中心顧問。 |
![]() |
李老師 資深I(lǐng)T專家,原地礦部CV計(jì)算機(jī)協(xié)會(huì)理事,曾任大型國企(深圳某計(jì)算機(jī)公司)副總工程師,中國第一個(gè)MIS(信息管理系統(tǒng))的創(chuàng)始人之一,中國第一代彩色LED顯示屏的主要研發(fā)者之一,國內(nèi)最早的《九連環(huán)與格雷碼》的科學(xué)技術(shù)史研究者, 擔(dān)任過載波通信、視頻處理、圖像加速、密碼學(xué)項(xiàng)目、LVDS項(xiàng)目,激光項(xiàng)目,LED顯示屏項(xiàng)目等項(xiàng)目的課題負(fù)責(zé)人。 具有的豐富的FPGA應(yīng)用實(shí)踐經(jīng)驗(yàn)和理論成果,具有較強(qiáng)的教學(xué)能力。 |